
數(shù)字集成電路前端設計就業(yè)培訓班 |
||||||||||||||||||
![]() |
||||||||||||||||||
通過本課程的學習,使學員在掌握數(shù)字集成電路設計的基本要領,熟悉操作系統(tǒng)和硬件描述語言HDL,熟練使用邏輯綜合仿真工具和仿真工具,并學會IC設計公司的團隊分工與合作,相當于一年以上的數(shù)字電路設計水平和經(jīng)驗。 |
||||||||||||||||||
![]() |
||||||||||||||||||
1.理工科背景,有志于數(shù)字集成電路設計工作的學生和轉行人員; ★ 可以通過培訓快速進去進入IC行業(yè)的專業(yè):
|
||||||||||||||||||
![]() |
||||||||||||||||||
面試筆試題詳細講解 簡歷打磨 模擬面試 公司內(nèi)部推薦(部分公司直接安排面試),秉承16年積累的企業(yè)客戶合作人脈,2000多家企業(yè)和曙海建立了長期人才合作關系,若企業(yè)有用人需求,我們可以直接內(nèi)推。 未來職業(yè)規(guī)劃 |
||||||||||||||||||
![]() |
||||||||||||||||||
在線直播授課+服務器登錄實訓,也可以線下現(xiàn)場培訓。 督導老師每天跟蹤學習情況,充分調動你的學習激情。 每天有資深的IC老司機帶著你學習做項目, 你唯一需要保障的只是時間和堅持。 |
||||||||||||||||||
![]() |
||||||||||||||||||
曙海教育的數(shù)字集成電路設計課程培養(yǎng)了大批受企業(yè)歡迎的工程師。大批企業(yè)和曙海 本課程,秉承16年積累的教學品質,以IC項目實現(xiàn)為導向,老師將會與您分享數(shù)字芯片設計的全流程以及Synopsy和Cadence公司EDA工具的綜合使用經(jīng)驗、技巧。 本課程,以實戰(zhàn)貫穿始終,讓您絕對受益匪淺! |
||||||||||||||||||
![]() |
||||||||||||||||||
學員學習本課程應具備下列基礎知識: |
||||||||||||||||||
![]() |
||||||||||||||||||
近開課時間:2020年11月30日 | ||||||||||||||||||
![]() |
||||||||||||||||||
☆注重質量 ☆邊講邊練 ☆合格學員免費推薦工作 專注高端培訓17年,曙海提供的課程得到本行業(yè)的廣泛認可,學員的能力 得到大家的認同,受到用人單位的廣泛贊譽。 |
||||||||||||||||||
![]() |
||||||||||||||||||
【趙老師】 大規(guī)模集成電路設計專家,10多年超大規(guī)模電路SOC芯片設計和版圖設計經(jīng)驗,參與過DSP、GPU、DTV、WIFI、手機芯片、物聯(lián)網(wǎng)芯片等芯片的研發(fā)。精通CMOS工藝流程、版圖設計和布局布線,精通SOC芯片 設計和版圖設計的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設計、驗證、DFT、PD、流片經(jīng)驗。 熟練掌握版圖設計規(guī)則并進行驗證及修改;熟練掌握Unix/Linux操作系統(tǒng);熟悉CMOS設計規(guī)則、物理設計以及芯片的生產(chǎn)流程與封裝。 【王老師】 資深IC工程師,十幾年集成電路IC設計經(jīng)驗,精通chip的規(guī)劃、數(shù)字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設計與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網(wǎng)絡芯片、手機芯片等等。 從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設計, 熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設計。 【張老師】 從事數(shù)字集成電路設計10余年,精通CMOS工藝流程、版圖設計和布局布線,精通VERILOG,VHDL語言, 擅長芯片前端設計和復雜項目實施的規(guī)劃管理,其領導開發(fā)的芯片已成功應用于數(shù)個國際知名芯片廠商之產(chǎn)品中。豐富的芯片開發(fā)經(jīng)驗,對于現(xiàn)今主流工藝下的同步數(shù)字芯片設計技術和流程有良好把握。長期專注于內(nèi)存控制器等產(chǎn)品的研發(fā),擁有數(shù)顆規(guī)模超過百萬門的數(shù)字芯片成功流片經(jīng)驗. ★更多師資力量請見曙海師資團隊。 |
||||||||||||||||||
◆ 本課程實戰(zhàn)演練使用Synopsys公司的DC,PT等工具, ◆ 免費、無保留贈送,教學過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進行芯片的設計和練習! |
||||||||||||||||||
![]() |
||||||||||||||||||
1、培訓過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓班中重聽; |
||||||||||||||||||
![]() |
||||||||||||||||||
第一階段 |
||||||||||||||||||
1. Unix/Linux操作系統(tǒng)使用 重點講解數(shù)字電路設計的綜合技術的基本概念,綜合流程和工程經(jīng)驗,使學員掌握基于synopsys DC的綜合技巧。
內(nèi)容包括:
綜合機理的分析;組合電路和時序電路實現(xiàn)規(guī)則和實例分析;基于tcl綜合的流程,優(yōu)化處理和調試技術;綜合處理與后端流程的聯(lián)系;可綜合代碼技術;需深入研究的內(nèi)容;LPC 接口模塊綜合實驗
ASIC DFT技術
介紹可測試設計技術,使學員掌握基于Synopsys DFT 的可測性電路設計方法
內(nèi)容包括:
背景分析;組合電路和時序電路的測試;可測試設計;需深入研究的內(nèi)容;DFT compile 使用(基于TCL的可測試性設計流程);LPC接口模塊DFT實驗
ASIC 靜態(tài)時序分析技術
介紹靜態(tài)時序分析技術;使學員掌握基于Synopsysy PrimeTime的靜態(tài)時序分析技術。
內(nèi)容包括:
背景分析;電路時序分析的基礎內(nèi)容;工具的使用;靜態(tài)時序分析模式選擇;注意事項及需深入研究的內(nèi)容;LPC接口模塊實驗
一致性驗證(Formal)技術介紹
介紹一致性驗證技術,使學員了解基于Synopsys Formality 的一致性驗證方法
內(nèi)容包括:
背景分析;工具的使用介紹
22.形式驗證技術。基于Formality的形式驗證方法、基于匹配策略的形式驗證技術、基于TCL的形式驗證過程。 23、功耗控制技術。基于PrimePower的功耗分析技術,基于Power Compiler的時鐘門控技術、基于數(shù)字單元庫的功耗分析方法、基于TCL的功耗分析等多種功耗分析方法和時鐘門控技術的實現(xiàn)。 24、LAYOUT設計流程。基于ASTRO的芯片Layout技術及基于SPEF反標提取的PostLayout相關數(shù)字流程,包含在PostLayout中的網(wǎng)表提取、參數(shù)提取、形式驗證、靜態(tài)實現(xiàn)驗證、門級功能仿真、功耗分析,以及Layout驗證(DRC、LVS)等技巧。 25、UWB項目開發(fā)過程中的各種電路優(yōu)化手段。 27、VLSI系統(tǒng)的設計方法學。時序分析法、基于Snopsys EDA Tools Chain實現(xiàn)的完整ASIC設計流程、數(shù)字設計庫的介紹,分析、創(chuàng)建,及使用。 28、編碼及仿真技巧。編碼規(guī)范、RTL驗證仿真技術、門級仿真技術。 29、ASIC設計流程的高級話題。例如跨時鐘域信號的處理,同步撫慰電路設計及相關流程處理等設計技巧。 |
||||||||||||||||||
第二階段 |
||||||||||||||||||
|
